本發明公開了一種基于 Nios-II 處理器的編碼器接口測試裝置, 包括 FPGA 芯片和與其相連的增量式 TTL 接口模塊、增量式正余弦接 口模塊、絕對式接口模塊、顯示屏和 PS/2 接口設備,其中,增量式 TTL 接口模塊用于與增量式 TTL 接口類型的編碼器連接,增量式正余 弦接口模塊用于與增量式正余弦接口類型的編碼器連接,絕對式接口 模塊用于與絕對式編碼器連接,以將其輸出的串行數字信號進行差分 信號和單端信號之間相互轉換, FPGA 芯片包括有內嵌在片內的 NiosII 處理器,其對輸入的信號進行處理,實現對編碼器接口的測試。本發 明的裝置可以解決現有編碼器測試平臺中編碼器接口不能相互兼容問 題和攜帶不方便問題,具有成本低、功能強、體積小、結構緊湊、集 成度高的特點。
試用
掃碼關注,查看更多科技成果